SciELO - Scientific Electronic Library Online

 
vol.14 número3Una arquitectura multi-agente para apoyar el uso de comunidades de práctica en las organizaciones índice de autoresíndice de assuntospesquisa de artigos
Home Pagelista alfabética de periódicos  

Serviços Personalizados

Journal

Artigo

Indicadores

Links relacionados

  • Não possue artigos similaresSimilares em SciELO

Compartilhar


Computación y Sistemas

versão On-line ISSN 2007-9737versão impressa ISSN 1405-5546

Resumo

LINARES ARANDA, Mónico  e  AGUIRRE HERNANDEZ, Mariano. New High-Performance Full Adders Using an Alternative Logic Structure. Comp. y Sist. [online]. 2011, vol.14, n.3, pp.213-223. ISSN 2007-9737.

This paper presents two new high-speed low-power 1-bit full-adder cells using an alternative logic structure, and the logic styles DPL and SR-CPL. The adders were designed using electrical parameters of a 0.35µm Complementary Metal-Oxide-Semiconductor (CMOS) process, and were compared with various adders published previously, with regards of power-delay product. To validate the performance simulation results of one of the proposed adders, an 8-bits pipelined multiplier was fabricated using a 0.35µm CMOS technology, and it showed to provide superior performance.

Palavras-chave : Full-adder; Low-power; Multiplier; Pipeline.

        · resumo em Espanhol     · texto em Inglês

 

Creative Commons License Todo o conteúdo deste periódico, exceto onde está identificado, está licenciado sob uma Licença Creative Commons