Servicios Personalizados
Revista
Articulo
Indicadores
- Citado por SciELO
- Accesos
Links relacionados
- Similares en SciELO
Compartir
Revista mexicana de física
versión impresa ISSN 0035-001X
Rev. mex. fis. vol.58 no.1 México feb. 2012
Investigación
A 1.7 MHz Chua's circuit using VMs and CF+s
C. Sánchez López
Universidad Autónoma de Tlaxcala, Clzda Apizaquito s/n, km. 1.5, Apizaco, Tlaxcala, 70300, México.
Recibido el 29 de agosto de 2011.
Aceptado el 16 de enero de 2012.
Abstract
In this paper, a highfrequency Chua's chaotic oscillator based on unity gain cells (UGCs) is introduced. Leveraging the internal buffers of the integrated circuit AD844, a voltage mirror (VM) and a positive current follower (CF+) are designed, taking into account the parasitic elements associated to each UGC. Afterwards, the behavior of the nonlinear resistor and of the grounded inductor are designed by using several VMs, CF+s, discrete capacitors and resistors. In this way, Chua's circuit is built by coupling a nonlinear resistor and an active LC tank circuit by using an RC passive filter. Hspice simulations performed at the state space and in the time and frequency domains show that the proposed topology generates chaos at 1.7 MHz. Experimental results are given, verifying that the chaotic spectrum is extended to highfrequency and showing close agreement with theoretical analysis. The proposed topology is compared with other topologies reported in the literature, showing that a number reduced of active devices and passive elements along with smaller supply voltages can be used to generate chaotic oscillations at highfrequency. Sensitivity and Monte Carlo analysis are also done in order to research the robustness of the proposed chaotic circuit.
Keywords: Chaos; unitygain cells; chua's circuit; doublescroll; voltagemirror; currentmirror.
Resumen
El diseño de un oscilador caótico de Chua basado en celdas de ganancia unitaria y operando en alta frecuencia es presentado. Aprovechando los buffers internos del circuito integrado AD844, un espejo de voltaje y un seguidor de corriente positivo son diseñados, incluyendo los elementos parásitos asociados a cada celda de ganancia unitaria. Posteriormente, el comportamiento de un resistor no lineal y de un inductor aterrizado son realizados usando varios espejos de voltaje, seguidores de corriente, resistores y capacitores discretos. De esta manera, el resistor nolineal es acoplado a un circuito tanque LC usando un filtro pasivo RC. Resultados de simulación en el plano de fase, en los dominios de tiempo y frecuencia, realizados en Hspice, muestran que la topología propuesta genera formas de onda caóticas a 1.7 MHz. Resultados experimentales son también mostrados a fin de verificar el comportamiento caótico en alta frecuencia y la similitud de los resultados experimentales con el analisis teorico. La topología propuesta se compara con otras topologías reportadas en la literatura, mostrando que un numero reducido de dispositivos activos y elementos pasivos junto con voltajes de alimentacion mas pequeñas, pueden ser usados para generar oscilaciones caooticas en alta frecuencia. Analisis de sensibilidad y de Monte Carlo son realizados con el fin de investigar la robustez del circuito caotico propuesto.
Descriptores: Caos; celdas de ganancia unitaria; espejo de voltage; espejo de corriente.
PACS: 05.45.Pq; 05.45.Pq; 84.30.Ng; 07.50.Ek; 84.30.r; 01.50.Pa
DESCARGAR ARTÍCULO EN FORMATO PDF
Acknowledgments
This work was supported in part by Consejeria de Innovacion, Ciencia y Empresa, Junta de AndaluciaSpain under grant TIC2532 and by JAEDoc program of CSIC cofunded by FSESpain.
References
1. G. Gaurav, Analog Integr. Circuits Signal Process. 46 (2006) 173178. [ Links ]
2. I. Makoto, Int. J. Bifurc. Chaos 11 (2001) 605653. [ Links ]
3. P. Stavroulakis, Chaos Applications in Telecommunications. (FL.: Taylor & Francis, 2005). [ Links ]
4. J. Cruz and L. Chua, IEEE Trans. on Circuits and Syst. I: Fund. Theory Appl. 39 (1992) 985995. [ Links ]
5. A. Elwakil and M. Kennedy, IEEE Trans. on Circuits and Syst. I: Fund. Theory Appl. 47 (2000) 7679. [ Links ]
6. R. Michael and P. Kennedy, Frenquez 46 (1992) 6680. [ Links ]
7. C. SánchezLópez, R. TrejoGuerra, J. M. MurnozPacheco, and E. TleloCuautle, Nonlinear Dynamics 61 (2010) 331341. [ Links ]
8. I. Abdomerovic, A. Lozowski, and P. Aronhime, Proc. IEEE Int. Midwest Symp. Circuits Syst. 1 (2000) 10261028. [ Links ]
9. R. Senani and S.S. Gupta, Electronics Letters 34 (1998) 829830. [ Links ]
10. A. Elwakil and M. Kennedy, J. Franklin Inst. 337 (2000) 251265. [ Links ]
11. R. Kilic, Circuits, Systems and Signal Processing 22 (2003) 475491. [ Links ]
12. R. TrejoGuerra, E. TleloCuautle, C. SánchezLópez, J. M. MuñozPacheco, and C. CruzHernández, Revista Mexicana de Física 56 (2010) 268274. [ Links ]
13. C. SánchezLópez, R. TrejoGuerra, and E. TleloCuautle, Proc. IEEE Int. Carib. Conf. Devices Circuits Syst. 1 (2008) 14. [ Links ]
14. C. SánchezLópez, L. GarcíaLeyva, and E. TleloCuautle, Proc. IEEE Electron. Robo. Auto. Mechanics 1 (2007) 59163. [ Links ]
15. A. Demirkol, V. Tavas, S. Osoguz, and A. Toker, Proc. IEEE Europ. Conf. on Circuit Theory and Design 1 (2007) 10261029. [ Links ]
16. I. A. Awad and A. M. Soliman, Analog Integr. Circuits Signal Process. 32 (2002) 7981. [ Links ]
17. S. Gupta and R. Senani, Analog Integr. Circuits Signal Process. 46 (2006) 111119. [ Links ]
18. A. Soliman, J. Franklin Inst. 335B (1998) 9971007. [ Links ]
19. C. SánchezLópez, A. CastroHernández, and A. PérezTrejo, IEICE Electronics Express 5 (2008) 657661. [ Links ]
20. Data Sheet AD844: www.analog.com. [ Links ]
21. R. TrejoGuerra, E. TleloCuautle, C. CruzHernández, and C. SánchezLópez, Int. J. Bifurc. Chaos 19 (2009) 42174226. [ Links ]
22. H. Alzaher and M. Ismail, Electronics Letters 35 (1999) 21982200. [ Links ]