Servicios Personalizados
Revista
Articulo
Indicadores
Links relacionados
- Similares en SciELO
Compartir
Journal of applied research and technology
versión On-line ISSN 2448-6736versión impresa ISSN 1665-6423
J. appl. res. technol vol.7 no.1 Ciudad de México abr. 2009
Design of an adaptive LNA for handheld devices in a 1V 90nm standard RF CMOS technology: From circuit analysis to layout
Edwin BecerraÁlvarez*1, F. SandovalIbarra2,3, José M de la Rosa1
1 Instituto de Microelectrónica de Sevilla, IMSECNM (CSIC/University of Sevilla). Ed. CICACNM, Av. Reina Mercedes s/n, 41012 Sevilla, SPAIN. *Email: jrosa@imse.com.es
2 CINVESTAVUnidad Guadalajara. Av. Científica No. 1145, 45010, Col. El Bajío, Zapopan, Jalisco, MEXICO. *Email: Sandoval@ctsdesign.com
3 Mecatronics Engineering School, Universidad PanamericanaCampus Guadalajara, Zapopan 45010, JAL.
ABSTRACT
This paper deals the design of a reconfigurable LowNoise Amplifier (LNA) for the next generation of wireless handheld devices by using a lumped circuit approach based on physical laws. The purpose is not only to present simulation results showing the fulfillment of different standard specifications, but also to demonstrate that each design step has a physical meaning such that the mathematical design flow is simple as well as suitable for handwork in both laboratory and classroom. The circuit under analysis, which is designed according to technological design rules of a 90nm CMOS technology, is a twostage topology including inductivesource degeneration, MOSvaractor based tuning networks, and programmable bias currents. This proposal, with reduced number of inductors and minimum power dissipation, adapts its performance to different standard specifications; the LNA is designed to cope with the requirements of GSM (PCS1900), WCDMA, Bluetooth and WLAN (IEEE 802.11bg). In order to evaluate the effect of technology parasitics on the LNA performance, simulation results demonstrate that the LNA features NF<1.77dB, S21>16dB, S11<5.5dB, S22<5.5 dB and IIP3>3.3 dBm over the 1.852.48 GHz band. For all the standards under study the adaptive power consumption varies from 25.3 mW to 53.3mW at a power supply of 1V. The layout of the reconfigurable LNA occupies an area of 1.8mm2.
Keywords: MOS Technology, wireless applications, reconfigurable circuits.
RESUMEN
Este trabajo presenta el diseño de un amplificador de bajo ruido, LNA (del inglés LowNoise Amplifier) reconfigurable para la siguiente generación de dispositivos portátiles de comunicación inalámbricos, usando la aproximación de circuitos concentrados sustentada en leyes físicas. El propósito de este trabajo no es sólo presentar resultados de simulación que muestran el cumplimiento de especificaciones para cada estándar, sino también demostrar que cada paso de diseño tiene un significado físico haciendo que el procedimiento matemático de diseño sea simple y adecuado para el trabajo a mano tanto para actividades en laboratorio como en el aula. El circuito bajo análisis, diseñado en una tecnología CMOS 90nm, consta de dos etapas que incluyen degeneración inductiva de fuente, redes de entonado basadas en varactores MOS, y corrientes de polarización programables. Esta propuesta, con reducido número de inductores y mínima disipación de potencia, adapta su desempeño a las diversas especificaciones de cada estándar; el LNA se diseña para cubrir los requerimientos de GSM (PCS1900), WCDMA, Bluetooth y WLAN (IEEE 802.11bg). Para evaluar el efecto de las no idealidades de la tecnología en el desempeño del LNA, las simulaciones demuestran que el circuito cumple parámetros como NF<1.77dB, S21>16dB, S11<5.5dB, S22<5.5 dB y IIP3>3.3 dBm en la banda 1.852.48 GHz. Para todos los estándares bajo estudio, el consumo adaptivo de potencia varía de 25.3 mW a 53.3mW usando una fuente de alimentación de 1V. El patrón geométrico del LNA reconfigurable consume un área de 1.8mm2.
Palabras clave: Tecnología MOS, aplicaciones inalámbricas, circuitos reconfigurables.
DESCARGAR ARTÍCULO EN FORMATO PDF
References
[1] V. Gazis et al, IEEE Wireless Cnmm., (2005) 2029. [ Links ]
[2] X. Li and M. Ismail, MultiStandard CMOS Wireless Receiver: Analysis and Design, Kluwer Academic Publishers, (2002). [ Links ]
[3] P. Mak et al, IEEE Circuits and Systems Magazine, (2007) 625. [ Links ]
[4] T.H. Lee, The Design of CMOS RadioFrequency Integrated Circuits, Cambridge University Press, 2004. [ Links ]
[5] H. Hashemi and A. Hajimiri, IEEE Trans. Thenry and Techniques, 50 (2002) 288301. [ Links ]
[6] V. Vidnjknvic et al, FullyIntegrated DECT/Bluetooth MultiBand LNA in 0.18/um CMOS, in Proc. of IEEEISCAS, (2004) 565568. [ Links ]
[7] Z.Li et al, IEEE J. of SolidState Circuits, 39 (2004) 20692073. [ Links ]
[8] C.S. Wang et al, A MultiBand MultiStandard RF FrontEnd for IEEE 802.16a and IEEE 802.11 a/b/g Applications, in Proc. of IEEEISCAS, (2005) 39743977. [ Links ]
[9] Y. Knnlivand et al, A New Technique for Design CMOS LNA for MultiStandard Receivers, in Proc. of IEEEISCAS, (2005) 32313234. [ Links ]
[10] A. Liscidini et al, IEEE J. of SolidState Circuits, 41 (2006) 981989. [ Links ]
[11] C.R. Wu and L.H. Wu, A 2.93.5GHz Tunable LowNoise Amplifier, in Proc. of IEEE SiRF, (2006) 206209. [ Links ]
[12] J.H.C. Zhang and S.S. Taylnr, A 5GHz ResistiveFeedback CMOS LNA for LowCost MultiStandard Applications, in Proc. of IEEE ISSCC, (2006) 721730. [ Links ]
[13] M.A. Martins et al, Techniques for DualBand LNA Design using Cascode Switching and Inductor Magnetic Coupling, in Proc. of IEEE ISCAS, (2007) 14491452. [ Links ]
[14] C.W. Ang et al, A MultiBand CMOS Low Noise Amplifier for MultiStandard Wireless Receiver, in Proc. of IEEE ISCAS, (2007) 28022805. [ Links ]
[15] M. Vidnjknvic et al, A Broadband Inductorless LNA for MultiStandard Applications, in Proc. of IEEE ECCTD, (2007) 260263. [ Links ]
[16] J.A.M. Jarvinen et al, IEEE J. of SolidState Circuits, 40 (2005) 14261433. [ Links ]
[17] P. Sivnnen et al, IEEE J. of SolidState Circuits, 41 (2006) 384394. [ Links ]
[18] D. Linten et al, IEEE J. of SolidState Circuits, 40 (2005) 14341442. [ Links ]